小卫星/小运载可重构多核计算机设计 |
| |
作者姓名: | 孙兆伟 刘源 徐国栋 叶东 |
| |
作者单位: | 哈尔滨工业大学卫星技术研究所,黑龙江,哈尔滨,150080;哈尔滨工业大学卫星技术研究所,黑龙江,哈尔滨,150080;哈尔滨工业大学卫星技术研究所,黑龙江,哈尔滨,150080;哈尔滨工业大学卫星技术研究所,黑龙江,哈尔滨,150080 |
| |
基金项目: | 国家高技术研究发展计划(863计划),教育部长江学者和创新团队发展计划 |
| |
摘 要: | 通过共用小卫星与小运载的电子系统,能够降低卫星发射成本、实现卫星与运载的快速集成及测试、减少卫星的发射与入轨时间,从而达到快速响应自然灾害等突发事件的目的。传统航天器电子系统难以兼顾运载段任务的高实时性和在轨段任务的高可靠性要求,因此本文将多核处理器技术、可重构技术和航天器电子系统设计相结合,提出了基于可重构技术的小卫星/小运载多核计算机设计方案。该设计方案分为运载和在轨两种工作模式,通过现场可编程门阵列(FPGA)的快速重构来实现计算机两种工作模式的快速切换。其中运载模式将FPGA配置成并行构架的三核处理器,通过3个处理器并行计算来提升计算机的处理能力;在轨模式将FPGA配置成冗余构架的三核处理器,通过3个处理器互为冗余备份来提升计算机的长期可靠性。经过基于Markov过程理论的系统可靠性分析,表明系统在轨段的长期可靠性得到显著提升。同时经过地面半物理仿真系统仿真测试,运载段的控制周期可以达到10ms,满足运载段任务的实时性要求。
|
关 键 词: | 可重构 多核计算 可靠性 性能 现场可编程门阵列 |
本文献已被 CNKI 万方数据 等数据库收录! |
| 点击此处可从《航空学报》浏览原始摘要信息 |
|
点击此处可从《航空学报》下载免费的PDF全文 |
|