全文获取类型
收费全文 | 100篇 |
免费 | 13篇 |
国内免费 | 6篇 |
专业分类
航空 | 56篇 |
航天技术 | 20篇 |
综合类 | 10篇 |
航天 | 33篇 |
出版年
2023年 | 5篇 |
2022年 | 6篇 |
2021年 | 1篇 |
2020年 | 5篇 |
2019年 | 8篇 |
2018年 | 6篇 |
2017年 | 7篇 |
2016年 | 4篇 |
2015年 | 1篇 |
2014年 | 4篇 |
2013年 | 6篇 |
2012年 | 4篇 |
2011年 | 5篇 |
2010年 | 8篇 |
2009年 | 7篇 |
2008年 | 2篇 |
2007年 | 4篇 |
2006年 | 2篇 |
2005年 | 2篇 |
2004年 | 4篇 |
2003年 | 7篇 |
2002年 | 2篇 |
2001年 | 5篇 |
2000年 | 1篇 |
1999年 | 1篇 |
1998年 | 1篇 |
1996年 | 1篇 |
1995年 | 1篇 |
1994年 | 1篇 |
1992年 | 5篇 |
1989年 | 1篇 |
1984年 | 1篇 |
1983年 | 1篇 |
排序方式: 共有119条查询结果,搜索用时 15 毫秒
1.
2.
具备大尺度、高精度特性的刚性反射面天线是解决星载微波遥感有效载荷空间分辨率、增益与信噪比等电气指标需求的优选方案,需要采用可展结构设计,以解决卫星尺寸与整流罩包络之间的矛盾。文章针对高精度单向曲率抛物反射面可展结构型面精度误差的分析及预示需求,基于刚体旋转的欧拉理论及正态分布,描述加工精度误差与展开重复精度误差,建立了可展结构型面精度误差的预测模型。并根据Monte Carlo试验结果数据的统计分析方法,开展了面向加工精度误差与展开重复精度误差的敏感度分析。结果表明:板间铰链的展开重复精度对整体型面精度误差的收益高于根部铰链,同等条件下应优先对其进行优化;在整体型面精度误差指标允许的前提下,应适当提高刚性抛物柱面的加工精度误差,从而控制整体型面精度误差的变化区间。 相似文献
4.
航空航天制造机器人高精度作业装备与技术综述 总被引:3,自引:2,他引:1
新一代航空航天产品的研制与批产对制造精度与加工质量提出了更高的新要求。以机器人为核心的智能制造技术与装备是解决该难题的有效途径。然而,工业机器人较低的定位精度与弱刚性结构属性严重制约了其在航空航天部件高精度加工作业中的推广应用。本文在阐述国内外机器人装备在航空航天制造业的应用现状的基础上,重点介绍了机器人作业刚度强化策略与定位误差精确补偿方法的研究现状,并分析了现有高精度控制方法存在的问题及技术难点。最后探讨了机器人作业装备在航空航天制造领域的技术发展趋势,为面向航空航天产品的机器人高精度制造技术的研究提供参考与借鉴。 相似文献
5.
6.
基于CSDB总线在AHC-85航向姿态计算机中的应用,阐述了CSDB总线的规范、电气特性和编码规则,并对AHC-85航向姿态计算机中CSDB总线的检测数据推算以及检测数据模拟做了详尽的分析。 相似文献
7.
考虑执行器安装偏差时航天器姿态稳定的控制分配 总被引:1,自引:0,他引:1
针对存在执行机构安装偏差和外干扰的航天器姿态控制问题,提出一类基于反步法的自适应滑模控制策略,该方法在实现姿态控制快速性和高精度的同时,能有效地避免因执行机构安装偏差引起的不确定性所导致的控制奇异现象.在此基础上,考虑到执行机构冗余特性,进一步提出一种基于能量最优约束二次规划的动态控制分配算法来完成期望指令到执行机构的指令分配,克服了传统伪逆法难以考虑的控制力矩位置和速度约束,减少了系统功耗,实现了分配后控制力矩的平稳性和能量最优.最后,将提出的控制方案应用于某型轮控刚体航天器的姿态稳定任务中,仿真结果验证了提出方法的可行性、有效性. 相似文献
8.
太阳色球层-日冕中扰动的传播 总被引:1,自引:1,他引:0
为了模拟太阳色球层、过渡层和日冕中扰动的传播特征,本文在一自洽的非等温、非均匀等离子体初态下,应用二维时变可压缩磁流体动力学模拟,数值研究了过渡层附近局地加热引起的扰动传播过程。结果表明,扰动分别以局地快磁流波速度向四周传播,数值模拟结果与局地快磁流波推算结果符合得很好,其特征可以解释SOHO/EIT观测到的波动事件。 相似文献
9.
针对可变尺寸块运动估计(VBSME,Variable Block-Size Motion Estimation)的硬件结构在现场可编程门阵列(FPGA, Field Programmable Gate Array)上实现时消耗资源多且速度慢的问题,提出了一种面积和速度优化的VBSME硬件结构.其中,绝对差累加和(SAD,Sum of Absolute Differences)的计算采用基于随机存储器(RAM,Random Access Memory)的累加计算方式,比基于寄存器合并的方式节省了面积并增加了速度;通过采用脉动比较链而非总线结构,增强了多个SAD值的比较能力,并能高效地实现对部分差排除算法(PDE,Partial Difference Elimination)的支持.基于Virtex-II型FPGA器件,本结构消耗了2261个slice,时钟频率达到164MHz,在搜索窗口为16×16时可实时处理标清格式的视频.与同类设计相比,设计的面积可减少77%,速度增加218%,FPGA的硬件效率显著提升. 相似文献
10.