全文获取类型
收费全文 | 584篇 |
免费 | 61篇 |
国内免费 | 32篇 |
专业分类
航空 | 256篇 |
航天技术 | 120篇 |
综合类 | 62篇 |
航天 | 239篇 |
出版年
2024年 | 3篇 |
2023年 | 15篇 |
2022年 | 23篇 |
2021年 | 19篇 |
2020年 | 23篇 |
2019年 | 18篇 |
2018年 | 14篇 |
2017年 | 15篇 |
2016年 | 16篇 |
2015年 | 30篇 |
2014年 | 22篇 |
2013年 | 15篇 |
2012年 | 28篇 |
2011年 | 37篇 |
2010年 | 28篇 |
2009年 | 27篇 |
2008年 | 28篇 |
2007年 | 24篇 |
2006年 | 33篇 |
2005年 | 32篇 |
2004年 | 30篇 |
2003年 | 20篇 |
2002年 | 21篇 |
2001年 | 16篇 |
2000年 | 16篇 |
1999年 | 17篇 |
1998年 | 8篇 |
1997年 | 14篇 |
1996年 | 12篇 |
1995年 | 8篇 |
1994年 | 12篇 |
1993年 | 11篇 |
1992年 | 16篇 |
1991年 | 5篇 |
1990年 | 11篇 |
1989年 | 4篇 |
1988年 | 2篇 |
1987年 | 3篇 |
1986年 | 1篇 |
排序方式: 共有677条查询结果,搜索用时 187 毫秒
101.
FQPSK是一种具有高频谱效率和高功率效率的调制方式。本文主要研究了FQPSK的调制解调原理,并在软件无线电架构的思想上,使用Verilog HDL语言进行了各个模块的设计,提出一种基于FPGA的FQPSK调制解调实现方案,给出实现的模块框图、硬件仿真结果与测试波形,其结论与计算机仿真结果相符,同时也验证了FQPSK的频谱优越性。这种FPGA实现方案具有高度集成、配置灵活等特点。 相似文献
102.
为了满足在一个系统中使用多码率低密度奇偶校验(LDPC)码字的需求,设计了一个多码率准循环LDPC(QC LDPC)码编码器;按照功能,将编码器分成输入缓存单元(ISU)、生成矩阵存储单元(GMSU)、矩阵乘法运算单元(MMU)以及输出缓存单元(OSU)4个主要组成部分;通过使用多个小块存储器组合的方式设计ISU可以使无效存储空间降到最低;通过分析各种码率生成矩阵特点,将矩阵进行分割,从而将各种码率生成矩阵所需要的信息存储在若干个存储单元中;MMU用于完成信息位与矩阵的乘法与求和运算,运算单元的数目和GMSU的数目相等;OSU中包括两个存储器,采用乒乓操作,以提高编码速率。通过管脚的选择,此编码器支持0.4, 0.6以及0.8码率3种编码模式。最后用Altera公司的现场可编程门阵列(FPGA)EP1S801508C7对编码器进行了实现。结果显示此编码器仅耗费5 339个逻辑单元,占FPGA总逻辑单元的7%,耗费439 296比特的存储器资源,占FPGA总存储器资源的6%。 相似文献
103.
104.
MPEG音频标准技术与发展 总被引:2,自引:0,他引:2
MPEG(Moving Pictures Experts Group)系列标准由ISO/IEC制订,是计算机多媒体应用最广泛的国际标准之一.MPEG音频作为标准的重要内容,其发展经历了内容表示、内容描述以及互操作应用框架等阶段.然而,作为支撑技术,更高效的编码方法和更精确的描述手段仍然是当前研究工作的重点.综合分析了MPEG系列标准中音频技术的现状,并提出和讨论了进一步研究中需要解决的若干技术问题. 相似文献
105.
针对高光谱遥感图像中地物识别与分类问题,在对传统二进编码方法的优缺点进行分析的基础上,给出了一种新的二进编码策略,并给出了相应的快速匹配算法。该算法原理简单,易于实现,能够提高不同地物的可分性,试验结果表明,算法可以得到较好的分类效果。 相似文献
106.
107.
108.
针对可变尺寸块运动估计(VBSME,Variable Block-Size Motion Estimation)的硬件结构在现场可编程门阵列(FPGA, Field Programmable Gate Array)上实现时消耗资源多且速度慢的问题,提出了一种面积和速度优化的VBSME硬件结构.其中,绝对差累加和(SAD,Sum of Absolute Differences)的计算采用基于随机存储器(RAM,Random Access Memory)的累加计算方式,比基于寄存器合并的方式节省了面积并增加了速度;通过采用脉动比较链而非总线结构,增强了多个SAD值的比较能力,并能高效地实现对部分差排除算法(PDE,Partial Difference Elimination)的支持.基于Virtex-II型FPGA器件,本结构消耗了2261个slice,时钟频率达到164MHz,在搜索窗口为16×16时可实时处理标清格式的视频.与同类设计相比,设计的面积可减少77%,速度增加218%,FPGA的硬件效率显著提升. 相似文献
109.
RS码的时域编码频域译码技术 总被引:1,自引:0,他引:1
董昌孝 《西安航空技术高等专科学校学报》2008,26(5):48-49
通过对于RS码的时域编码/频域译码的算法进行分析,找到了它们的不同之处及转换方法,得出了时域编码/频域译码的混合编译码方法,提高了运算速度和纠错能力。 相似文献
110.