共查询到20条相似文献,搜索用时 0 毫秒
1.
新型的可编程逻辑器件(PLD)已经显著改变了数字系统的设计过程,且超高速集成电路硬件描述语言(VHDL)在设计流程中的作用日益显著,简要讨论在PLD的VHDL设计中的一些注意事项,以期提高VHDL编码的效率和精确度。 相似文献
2.
在研制基于单片机的智能仪器“导爆索、雷管爆速校准仪”的过程中,引入可编程逻辑器件来处理超过单片机处理能力范围的高速信号,并开发了一套有效结合单片机和可编程逻辑器件的方法。 相似文献
3.
4.
介绍一种既有可编辑逻辑器件的性能特点,又有现场编程门阵列的高密度和灵活性的在系统可编程逻辑器件-idpLSI器件,并将一片ispLSI1016用在任意波形发生器的设计中,用来产生存储波形数据的存储器所需的地址和控制信号,实现了对任意波形发生器的控制。实验表明,ispLSI器件的应用大大减小了电路板的面积,缩短了调试周期,提高了系统的可靠性。 相似文献
5.
某军民两用机在其综合显示等关键系统中大量地使用了ASIC/FPGA/CPLD等可编程逻辑器件,因此,该型机可编程逻辑器件的研制需同时符合GJB 9432—2018和DO-254的要求。本文首先对GJB9432—2018和DO-254进行了介绍,其次,通过对比两个标准,阐明了GJB 9432—2018和DO-254在适用对象、适用范围和开发过程中存在的差异,最后,提出将GJB 9432—2018和DO-254在开发过程中的差异作为该军民两用机适航审定过程中重点关注的项目,并对GJB 9432—2018和DO-254在开发过程中的差异进行了深入分析。本文为该军民两用机可编程逻辑器件的适航审定工作提供了一定的参考。 相似文献
6.
7.
本文提出了一种基于3DES算法的SRAM工艺FPGA加密设计方法,并详细描述了3DES加密算法的模型以及其硬件设计过程,最后给出3DES加密算法的硬件实现仿真时序图以及在FPGA中的实现结果. 相似文献
8.
为了将机载设备的故障检测定位至器件级,研制了ARINC429手动发码器,通过以可编程逻辑器件为核心单元的硬件电路实现了ARINC429信息的输出,完成了样机设计,并已投入使用. 相似文献
9.
本文介绍了FPGA技术在国内外数字电路领域内的应用情况阐述了Xilinx公司的FPGA器件的体系结构特点、编程模式、应用范围以及开发设计系统的设计流程。此外,还结合具体实例探讨了使用FPGA器件的工作环境、设计技巧和其它注意事项。 相似文献
10.
基于FPGA的逻辑分析仪是以可编程逻辑器件ACEX1K30TC144-3为控制核心,由输入电平调理模块、数据采集模块、数据处理模块、数据存储模块、信号输出模块等组成。数据采集模块、数据处理模块和数据存储模块全部由可编程逻辑器件内部实现,其中数据存储模块有效地利用了FPGA内部的RAMIP核,提高了系统的工作速度及可靠性。系统的采样速率最高可达1MHz,存储深度为1k。系统的硬件电路精炼,稳定性好。逻辑分析仪输出到示波器上同时显示被测的8路信号,十分清晰、稳定。 相似文献
11.
本文介绍了应用计算机辅助设计技术设计现场可编程器件FPGA。简述了FPGA的特点,FPGA的计工具、设计方法和设计技巧,特别介绍了考虑电路速度特性的一种设计方法。 相似文献
12.
张庆玲 《西安航空技术高等专科学校学报》2005,23(3):59-60
介绍了EDA实验开发机的总体设计方案,给出了各功能模块的描述方法,并对EDA实验开发机各模块的管脚锁定进行了较详细的说明。 相似文献
13.
14.
VHDL语言在电子设计实践中的应用 总被引:4,自引:0,他引:4
随着ASIC和计算机技术的不断发展,借助HDL完成硬件设计已成为电子设计领域的迫切需求。介绍了一种硬件描述语言,即VHDL语言的功能特点以及设计数字逻辑电路和数字系统的新方法,并以设计实例的形式,进一步分析并探讨了将其应用于电子设计自动化(EDA)实验中的优越性。 相似文献
15.
16.
一种新Turbo码交织器的VHDL设计 总被引:1,自引:0,他引:1
熊兴隆 《中国民航学院学报》2006,24(2):1-5
介绍了Turbo码和交织技术,分析了几种常用交织算法的特点。根据组合交织器的设计思路,提出了隔行写入螺旋式交织方案。利用硬件描述语言(VHDL)编程设计了这种交织器的电路,并给出了仿真结果。 相似文献
17.
本文介绍了Lattice公司的在系统可编程逻辑器件ispLSI1032E及其设计工具-workviewoffice以及在中国民航VHF遥控台线路接口单元LCU模块中的应用。 相似文献
18.
提出了EDA工具QuartusⅡ和LeonardoSpeetrum组合方式在Altera公司CPLD器件开发中的应用.解决了目前集成电路设计的复杂和门级电路不易管理的一些问题。同时给出了可编程逻辑器件的开发流程以及在设计思路和语言使用上来简化、优化电路设计以提高HDL综合质量的几点探讨。 相似文献
19.
为了在X射线脉冲星地面实验系统仿真源模拟产生X射线的基础上,能够快速稳定地得到脉冲轮廓,采用硬件历元叠加的方法获得脉冲轮廓。研究了用硬件实现历元叠加及其数据整合的算法,该算法首先在MATLAB现场可编程逻辑阵列(FPGA)中实现,再通过MATLAB硬件描述语言(HDL)代码生成模块把算法转换成HDL,经编译后获得配置硬件的Bit文件,最终在开发板FPGA上实现数据处理的硬件模块。一段时间内的光子到达时间数据通过MATLAB算法得到的脉冲轮廓数据与通过硬件模块处理后得到的数据结果存在误差,在单个时间窗口内误差最大值为2个光子数,误差平均值占光子数统计平均值的0.084%;两组统计的脉冲轮廓数据中不同数据占总数据个数的9.481%,这样的误差不影响后端模拟导航模块的导航。利用硬件实现的历元叠加及其数据整合模块具有处理速度快、设备紧凑、功耗低的特点,为航天器利用X射线脉冲星导航提供了一种可行的硬件数据处理技术上的支持。 相似文献